本文摘要:
随着人工智能技术的发展,机器人早已开始接管人类的部分工作,例如租车、工厂作业、餐厅服务员甚至媒体编辑---纽约时报就聘用了一位机器人做到总编。未来,机器人可以插手半导体设计研发吗?例如,机器人可以展开FPGA研发吗? 纵观编程语言的发展,从编撰到C到更加高级抽象化语言,都是在减少研发的门槛,把常规的荒谬的工作用高级语言来抽象化。
随着人工智能技术的发展,机器人早已开始接管人类的部分工作,例如租车、工厂作业、餐厅服务员甚至媒体编辑---纽约时报就聘用了一位机器人做到总编。未来,机器人可以插手半导体设计研发吗?例如,机器人可以展开FPGA研发吗? 纵观编程语言的发展,从编撰到C到更加高级抽象化语言,都是在减少研发的门槛,把常规的荒谬的工作用高级语言来抽象化。对于FPGA研发,以前工程师必须掌控硬件描述语言如VHDL展开RTL级的研发,自从三年前Xilinx发售Vivado设计套件以来,FPGA研发门槛早已大大降低了,仍然一定能用RTL的语言,用于C语言就可以较慢已完成FPGA研发,这是一件让软件工程师们鼓舞的事情----以前的内存管理DMA、模块等要请求硬件工程师来已完成,现在写出一段C语言代码就可以已完成了。而近日,赛灵思公布了Vivado设计套件HLx版套件,让FPGA研发更容易了,未来,用机器人来研发FPGA真为不是梦想了! VivadoHLx版本可为设计团队获取构建基于C的设计、器重优化、IP子系统反复、集成自动化以及设计发散加快所需的工具和方法。
与UltraFast?高层次生产力设计方法指南结合,这种类似人组经过检验,不仅可协助设计人员以高层次抽象化形式积极开展工作,同时还可增进重复使用,从而可加快生产力。 新版HLx还包括HL系统版本、HL设计版本和HLWebPACK?版本。所有HLx版本皆还包括具有C/C++库的Vivado高层次综合(HLS)、VivadoIP构建器(IPI)、LogicCORE?IP子系统以及原始的Vivado构建工具套件,使主流用户需要便利地使用生产力最低、最先进设备的C语言和IP设计流程。
融合近期UltraFast?高级生产力设计方法指南,比起使用传统方法而言,用户可将生产力提高10-15倍! 有可能有些人说道我用RTL来研发不会将FPGA优化的更佳,是的没拢,但是这要花费更好的时间和人力,以前我们必须RTL是因为FPGA里的逻辑资源受限,必须做到更佳的优化逻辑资源的试用,现在,FPGA早已有大量逻辑资源了,而且FPGA也日益简单,为了优化资源去花费时间和人力早已不划算了。这就跟软件编程一样,如果用编撰不会更加有效地但是用C则研发时间更加较短。 赛灵思公司亚太区销售与市场副总裁杨飞曾多次以实际研发案例来解释HLS工具给设计师带给的益处,他说道在研发4GOFDMQAM64编码处置时,如果设计师如果用传统方法则要耗时三个月,如果用Vivado研发套件延长到几天,如果要研发4GOFDMQAM256编码,则设计师用传统方法基本不有可能已完成了,如果用Vivado研发套件则迅速可以已完成研发。
所以高层次综合工具可以把设计师从最繁复、最基础的代码研发中解放出来,让他们在更加高级的工作中充分发挥创造性,如算法、建模等。 另外,在软件定义一切的时代,赛灵思早已发售了一系列SDx研发环境(SDSoC、SDAccel和SDNet),助力芯片设计、数据库研发、下一代网络领域的软件工程师精彩用FPGA构建创新,这不会将赛灵思的用户不断扩大5倍!以后软件工程师精彩用FPGA研发创意应用于不是梦想了! 而且HLx开发工具不是单个工具,赛灵思也考虑到生态系统的建设,构成对外开放的势态,HLx还有针对生态系统的版本皆还包括VivadoHLS、VivadoIPI、LogicCOREIP子系统和原始的Vivado构建工具套件。 此外,赛灵思及其联盟生态系统还在大大拓展特定市场的C语言库,诸如针对视频和图像处理的OpenCV,以及面向汽车驾驶员辅助系统(ADAS)和数据中心应用于的机器学习等。
赛灵思的全新LogiCOREIP子系统是一种高度可配备的、专为特定市场量身自定义的建构模块,其构建了多达80个有所不同的IP核、软件驱动程序、设计范例和多种测试平台。新型IP子系统可用作以太网、PCIe?、视频处置、图像传感器处置以及OTN研发。这些IP子系统使用AMBA?AXI4网络协议、IEEEP1735加密和IP-XACT等业界标准,可与赛灵思及其联盟成员获取的IP构建互操作,并加快构建。
而设计师研发的基于C的IP和实PCB的IP子系统也可以结合,能利用VivadoIPI构建集成自动化。VivadoIPI的集成自动化获取了具备器件和平台感官的对话研发环境。该环境可反对关键IP模块的智能自动相连、一键式IP子系统分解、动态DRC,以及模块替换通报,同时还不具备强劲的调试功能。具备平台感官的智能功能可对Zynq?SoC和MPSoC处置系统预先配备必要的外设、驱动程序和存储器同构,以便反对目标开发板。
设计团队现在需要针对ARM?处置系统和高性能FPGA逻辑较慢辨识、器重并构建软硬件IP核。 所以设计师们还可以利用业余时间自己研发IP,这些IP以后也可以沦为一个交易收益的来源,类似于苹果的APPstore模式,以前大家可以研发IOSAPP,未来专业类的软件工程师可以研发FPGAAPPIP? 返回主题,软件工程师们,你们可以把FPGA设计规则搜集一起,研发一个FPGA机器人助手啊!。
本文关键词:bob,综合,体育,官网,登录,未来,机器人,可,随着,bob综合体育官网登录
本文来源:bob综合体育官网登录-www.nagoyatrip.com